更新时间:04-24 (杭州考生)提供原创文章
摘要:本篇论文设计是基于数字存储示波器的基本原理,以单片机和FPGA组成的最小系统为控制核心,具有实时采样方式和等效采样方式,而对于实时采样,要求其速率不大于1MSa/s,并采用顺序等效采样的方式使等效采样速率达到200 MSa/s.系统输入频率范围为10Hz~10MHz,输入幅值范围为4mV~8V,周期测量精度优于0.01%,幅值测量误差小于5%.
关键词:数字存储示波器;单片机;FPGA;等效采样;实时采样
目录
摘要
Abstract
1.绪论-2
1.1研究现状-2
1.2研究目的-2
1.3研究要点-2
2.设计制作任务及要求-2
2.1设计制作任务-2
2.2设计制作要求-3
2.2.1基本要求-3
2.2.2说明-3
3.方案选择-3
3.1触发方案选择-3
3.2采样方式的选择-4
3.2.1实时采样-4
3.2.2等效时间采样-4
3.3频率测量-4
3.3.1相关计数测频法(等精度测频法)-4
4.系统总体设计方案及实现框图-5
4.1系统总体框图-5
4.2系统总体设计说明-5
4.2.1 AT89S52单片机简介-6
4.2.2 MAX197的高精度数据采集控制介绍-8
5.理论分析与计算-9
5.1等效采样分析-9
5.2垂直灵敏度-9
5.3扫描速度-10
6.主要功能电路的设计-10
6.1 MAX118采样电路-10
6.2输入阻抗匹配及程控放大电路-11
6.3测频整形电路-12
6.4采样保持电路-13
6.5行列扫描电路-14
7.系统软件的设计-15
7.1系统软件流程图-15
7.2波形存储与调出-15
7.3单次触发-16
8.参考文献-16
9.附件-16
9.1文献综述-16
10.致谢-19